# **NÚCLEO SPI MAESTRO ESPECIFICACIONES DE DISEÑO** Versión 1.4 06/29/2017

# **HISTORIAL DE VERSIONES**

| Versión<br># | Revisado por        | Fecha de<br>Revisión | Aprobado por      | Fecha de aprobación | Descripción                            |
|--------------|---------------------|----------------------|-------------------|---------------------|----------------------------------------|
| 1.0          | Mauricio<br>Caamaño | 06/16/2017           |                   |                     | Elaboración de document inicial        |
| 1.1          | Mauricio<br>Caamaño | 06/18/2017           | Marco<br>Espinoza | 06/19/2017          | Elaboración de plan de pruebas         |
| 1.2          | Mauricio<br>Caamaño | 06/20/2017           | Tomás<br>González | 06/23/2017          | Elaboración<br>descripción de pruebas  |
| 1.3          | Mauricio<br>Caamaño | 06/27/2017           |                   |                     | Corrección de detalles<br>en sección 3 |
| 1.4          | Mauricio<br>Caamaño | 06/29/2017           |                   |                     | Apéndice B: Glosario agregado          |

# **TABLA DE CONTENIDOS**

| 1  | INTI | RODU   | CCION                                   | 4 |
|----|------|--------|-----------------------------------------|---|
|    | 1.1  | D      | Pescripción General                     | 4 |
|    | 1.2  | F      | uentes                                  | 4 |
| 2  | ESPI | ECIFIC | CACIÓN FUNCIONAL DEL DISEÑO             | 4 |
|    | 2.1  | Е      | specificaciones Generales               | 4 |
|    | 2.2  | Е      | specificaciones de Transmisión de datos | 5 |
|    | 2.3  | Е      | specificaciones de Recepción de datos   | 5 |
|    | 2.4  | R      | Restricciones                           | 6 |
| 3  | PLA  | N DE 1 | PRUEBAS                                 | 6 |
|    | 3.1  | Α      | lcance del set de pruebas               | 6 |
|    | 3.2  | R      | Requerimientos de simulación            | 6 |
|    | 3.3  | M      | 1etodología                             | 7 |
|    |      | 3.3.1  | Transmisión de datos                    | 7 |
|    |      | 3.3.2  | Recepción de datos                      | 7 |
|    | 3.4  | D      | Descripción                             | 7 |
|    |      | 3.4.1  | Transmisión de datos                    | 7 |
|    |      | 3.4.2  | Recepción de datos                      | 7 |
| A  | PÉND | ICE A  | A: REFERENCIAS                          | 8 |
| A. | PÉND | ICE B  | S: GLOSARIO                             | 9 |

## 1 INTRODUCCIÓN

#### 1.1 DESCRIPCIÓN GENERAL

En este documento se definen las especificaciones para el diseño de un núcleo SPI máster mostrado en la Figura 1.



Figura 1. Sistema de comunicación SPI maestro

El módulo SPI maestro puede ser utilizado como interfaz para enviar y recibir tramas de 15 bytes de uno o varios dispositivos SPI esclavo.

#### 1.2 FUENTES

La interfaz SPI puede ser utilizada por un sistema más grande, como un microcontrolador, para comunicarse con otro chip complejo con interfaz SPI esclavo. El chip con el cual se comunica el módulo SPI maestro puede ser seleccionado de acuerdo a la dirección ingresada por ADDRESS.

## 2 ESPECIFICACIÓN FUNCIONAL DEL DISEÑO

#### 2.1 ESPECIFICACIONES GENERALES

Los bloques de datos deben ser de 15 bytes.

Se debe utilizar una memoria tipo FIFO para almacenar los datos a transmitir y otra para almacenar los datos recibidos. Estas memorias se deben implementar utilizando el IP Core de Altera para memoria FIFO.

Se debe tomar la dirección del dispositivo de un bloque externo.

La palabra ADDRESS debe estar compuesta de 7 bits de dirección del dispositivo y un bit de control de escritura/lectura en el MSB.

La transmisión y la recepción no deben de ocurrir al mismo tiempo.

Los datos para transmitir pueden ser recibidos desde BUS\_IN aunque el sistema se encuentre en medio de una operación de transmisión o recepción.

Las señales SPI\_MISO, SPI\_MOSI, SPI\_CS y SPI\_CLK deben ser de 1 bit.

#### 2.2 ESPECIFICACIONES DE TRANSMISIÓN DE DATOS

La señal Data\_available debe ser utilizada para indicar cuando leer un dato a través de BUS\_IN y almacenarlo en el FIFO de transmisión.

El bus de entrada BUS\_IN debe de ser paralelo con un ancho de 8 bits.

La transmisión de datos debe comenzar cuando existan 15 bytes almacenados en el FIFO de transmisión.

El envío de datos por SPI\_MOSI se debe sincronizar con el flanco positivo de la señal SPI\_CLK.

La señal SPI\_CS debe activarse en bajo indicando el comienzo de la operación de transmisión.

La secuencia de transmisión debe ser como se describe a continuación:

- 1) Se debe enviar el byte de ADDRESS del dispositivo esclavo a través de SPI\_MOSI con el bit MSB=0.
- Se deben enviar 15 bytes almacenados en el FIFO de transmisión a través de SPI\_MOSI.

La Figura 2 muestra la trama de transmisión.



Figura 2. Trama de transmisión de datos

## 2.3 ESPECIFICACIONES DE RECEPCIÓN DE DATOS

El bus de salida BUS OUT debe ser paralelo con un ancho de 15x8 bits.

La recepción de datos debe comenzar cuando ocurra un flanco positivo de la señal Read RQ.

Tanto el envío de datos por SPI\_MOSI como la recepción de datos por SPI\_MISO se deben sincronizar con el flanco positivo de la señal SPI\_CLK.

La señal SPI\_CS debe activarse en bajo indicando el comienzo de la operación de recepción.

La secuencia de recepción debe ser como se describe a continuación:

- 1) Se debe enviar el byte de ADDRESS del dispositivo esclavo a través de SPI MOSI con el bit MSB=1.
- Se deben recibir 15 bytes y almacenarlos en el FIFO de recepción desde la señal SPI\_MISO.

La Figura 3 muestra la trama de recepción.



Figura 3. Trama de recepción de datos

Una vez leídos los 15 bytes, deben ser colocados en el bus de salida BUS\_OUT en paralelo.

#### 2.4 RESTRICCIONES

La frecuencia de operación del sistema, gobernada por la señal MClk, debe de ser de 25MHz.

El reloj SPI\_CLK debe ser una señal periódica generada a partir de MClk y operar a una frecuencia de 3.125MHz.

#### 3 PLAN DE PRUEBAS

#### 3.1 ALCANCE DEL SET DE PRUEBAS

Las pruebas realizadas sobre la interfaz SPI maestro deben comprender la verificación de las operaciones de transmisión y recepción, por separado y simultáneamente. Además, se intentará poner a prueba el envío de datos hacia el FIFO de transmisión cuando la interfaz de encuentra en medio de una transmisión SPI.

#### 3.2 REQUERIMIENTOS DE SIMULACIÓN

Las siguientes restricciones deben ser tomadas en cuenta en las pruebas realizadas:

- La señal Data\_available debe ser periódica con una frecuencia de 25MHz/512.
- Tanto los datos a transmitir como los datos recibidos deben ser generados de manera aleatoria.

### 3.3 METODOLOGÍA

#### 3.3.1 Transmisión de datos

- Prueba 1: Enviar dos tramas de transmisión de 15 bytes a través de BUS\_IN y verificar el envío de la trama a través de la señal SPI MOSI.
- 2) **Prueba 2:** Enviar una trama de transmisión de 15 bytes a través de BUS\_IN, tal como en la prueba 1, antes de que una transmisión de datos por SPI haya finalizado.

#### 3.3.2 Recepción de datos

 Prueba 1: Enviar una trama de recepción de 15 bytes a través de SPI\_MISO y verificar la trama en el bus de salida de 120 bits BUS\_OUT, una vez finalizada la operación.

#### 3.4 DESCRIPCIÓN

#### 3.4.1 Transmisión de datos

- 3) **Prueba 1:** Ejecutar la siguiente secuencia para simular una operación de transmisión:
  - a. Colocar en BUS\_IN el byte a enviar.
  - **b.** Generar un pulso de Data\_available a una frecuencia de 20Mhz/512 = 39.0625kHz, tal como se muestra en la Figura 4.
  - **c.** Enviar cada byte de la trama a esta misma frecuencia, de modo que caa byte esté disponible antes del siguiente ciclo de Data\_available.



Figura 4. Control de transmisión de datos por BUS\_IN

#### Prueba 2:

- a. Repetir los pasos de la prueba 1.
- b. Inmediatamente después de que la interfaz comienza a enviar la trama a través de SPI\_MOSI, comenzar otro envío de bytes a través de BUS\_IN.

#### 3.4.2 Recepción de datos

#### 2) Prueba 1:

- **a.** Enviar un pulso de un ancho mínimo de un ciclo de reloj MClk través de Read\_RQ.
- **b.** Enviar trama de 15 bytes a través de SPI\_MOSI a la frecuencia del SPI\_CLK (3.125MHz), es decir, un bit cada 160ns.

## **APÉNDICE A: REFERENCIAS**

La siguiente tabla resume las referencias utilizadas en este documento.

| Nombre del documento         | Descripción                                                                                      | Fuente                       |
|------------------------------|--------------------------------------------------------------------------------------------------|------------------------------|
| Instructivo de<br>Proyecto 2 | Documento con la<br>descripción del Segundo<br>Proyecto grupal del curso<br>Prototipado de FPGAs | https://tecdigital.tec.ac.cr |

# APÉNDICE B: GLOSARIO

| Término | Descripción                  |
|---------|------------------------------|
| FPGA    | Field-Programable Gate Array |
| FIFO    | First Input First Output     |
| FSM     | Finite State Machine         |
| MISO    | Master Input Slave Output    |
| MOSI    | Master Output Slave Input    |
| SPI     | Serial Peripheral Interface  |